베이징대학교 연구팀이 세계 최초의 2차원 저전력 GAAFET 트랜지스터를 공개하며 혁신적인 성과를 이뤘습니다. 펑 하이린(Peng Hailin) 교수와 추 청광(Qiu Chenguang) 교수가 이끄는 팀은 그들의 연구 결과를 'Nature'에 발표하며, 이 트랜지스터를 '웨이퍼 …
2025-03-12 16:17 | 댓글: 0개TSMC의 차세대 N2(2nm급) 제조 기술은 기존 N3(3nm급) 공정에 비해 상당한 이점을 제공할 것으로 예상되며, 여기에는 나노시트 게이트 올 어라운드(GAA) 트랜지스터와 나노플렉스(NanoFlex) 기술의 채택이 포함됩니다. 그러나 N2 기술을 사용하는 300mm 웨이퍼의 …
2024-10-04 14:49 | 댓글: 0개스위스 폴 셰러 연구소, 미국 남부캘리포니아대학, ETH 취리히의 공동연구팀이 PyXL이라는 혁신적인 X선 이미징 기술을 개발했습니다. 이 혁신적인 방식은 컴퓨터 칩의 비파괴 이미징을 가능하게 하며, 초기 19나노미터에서 획기적으로 향상된 4나노미터의 해상도를 …
2024-08-01 15:27 | 댓글: 0개베이징대학교 연구팀이 세계 최초의 2차원 저전력 GAAFET 트랜지스터를 공개하며 혁신적인 성과를 이뤘습니다. 펑 하이린(Peng Hailin) 교수와 추 청광(Qiu Chenguang) 교수가 이끄는 팀은 그들의 연구 결과를 'Nature'에 발표하며, 이 트랜지스터를 '웨이퍼 …
2025-03-12 16:17 | 댓글: 0개TSMC의 차세대 N2(2nm급) 제조 기술은 기존 N3(3nm급) 공정에 비해 상당한 이점을 제공할 것으로 예상되며, 여기에는 나노시트 게이트 올 어라운드(GAA) 트랜지스터와 나노플렉스(NanoFlex) 기술의 채택이 포함됩니다. 그러나 N2 기술을 사용하는 300mm 웨이퍼의 …
2024-10-04 14:49 | 댓글: 0개인텔이 20A 공정 노드 계획을 중단하고 18A 공정 노드로 직접 이동하는 중요한 생산 전략 전환을 단행했습니다. 이번 결정은 인텔의 애로우 레이크(Arrow Lake) 프로세서 제품군이 이제 주로 외부 파트너에 의해 제조될 …
2024-09-05 06:45 | 댓글: 0개인텔이 다가오는 애로우 레이크 프로세서에 대한 20A 공정 노드를 취소하고, 모든 칩 구성 요소에 대해 외부 노드, 아마도 TSMC의 노드를 활용하기로 결정했다고 발표했습니다. 이 결정은 인텔의 제조 전략에 중대한 변화를 …
2024-09-04 20:45 | 댓글: 0개스위스 폴 셰러 연구소, 미국 남부캘리포니아대학, ETH 취리히의 공동연구팀이 PyXL이라는 혁신적인 X선 이미징 기술을 개발했습니다. 이 혁신적인 방식은 컴퓨터 칩의 비파괴 이미징을 가능하게 하며, 초기 19나노미터에서 획기적으로 향상된 4나노미터의 해상도를 …
2024-08-01 15:27 | 댓글: 0개