샹산(XiangShan) 고성능 RISC-V 프로세서, 핫 칩스 2024에서 공개

전문: https://www.servethehome.com/xiangshan-high-performance-risc-v-proc...

원저자: Patrick Kennedy | 작성일: 2024-08-27 22:44
사이트 내 게시일: 2024-08-27 22:49
중국의 고성능 RISC-V CPU 프로젝트인 샹산(XiangShan)이 핫 칩스 2024에서 소개되었습니다. 기존의 많은 RISC-V 설계가 낮은 성능에 초점을 맞추고 있는 것과 달리, 샹산은 네오버스 N2(Neoverse N2) 및 코어텍스 A76(Cortex A76)과 같은 고성능 Arm CPU와 직접 경쟁하는 것을 목표로 하고 있습니다. 이 프로젝트는 GitHub에서 호스팅되며, 중국 대학의 팀들이 개발하고 있습니다.

샹산의 아키텍처는 오픈 도구와 설계를 강조하며, 성능 향상을 위해 더 큰 클러스터를 목표로 하고 있습니다. 쿤밍후(Kunminghu) 마이크로아키텍처는 벡터 및 하이퍼바이저 확장을 특징으로 하며, 백엔드는 6-와이드 디코드/리네임/디스패치 메커니즘을 포함하고 있습니다. 정수 블록은 4개의 ALU(산술 논리 장치)로 설계되었으며, 부동 소수점 및 벡터 처리 기능이 보완됩니다. 메모리 아키텍처는 최대 1MB의 개인 L2 캐시와 16MB의 공유 L3 캐시를 포함하고 있으며, 이는 현대 서버 CPU에 비해 다소 겸손하지만 해당 클래스 내에서는 경쟁력이 있습니다.

이 프로젝트는 또한 민지(Minjie)라는 민첩한 툴체인과 RTL 오류 감지를 위한 difftest와 같은 혁신적인 개발 도구를 도입합니다. LightSSS는 시뮬레이션 중 디버그 정보를 재현하는 데 도움을 주어, 칩 개발 프로세스를 제작 전에 간소화합니다. 서버 CPU, AI 가속 칩 및 DPU와 같은 다양한 응용 프로그램을 위한 협업이 진행 중이며, 연간 칩 테이프 아웃을 목표로 하는 로드맵이 마련되어 있습니다.

전반적으로 샹산은 RISC-V 생태계에서 중요한 진전을 나타내며, 기존 Arm 아키텍처와 경쟁할 수 있는 범용 칩에 초점을 맞추고 있어, 시장에서 더 경쟁력 있는 RISC-V 제품으로의 전환을 의미합니다.

* 이 글은 servethehome.com의 기사를 요약한 것입니다. 전체 기사의 내용은 이곳에서 확인하실 수 있습니다.
카테고리: CPU
태그: Open Source (608) high-performance computing (153) Arm (96) CPU architecture (91) RISC-V (60) Hot Chips 2024 (18) XiangShan (1) Kunminghu (1) Nanhu (1)

댓글

댓글을 쓰기 위해서는 로그인을 해 주세요.