TSMC는 N2(2nm급) 공정 기술을 출시할 준비를 하고 있으며, 이 기술에 대해 **웨이퍼당 최대 $30,000**를 부과할 것이라는 보도가 있습니다. 그러나 더 발전된 A16(1.6nm급) 노드의 경우, 가격이 **웨이퍼당 $45,000**에 이를 수 있으며, 이는 이전 세대 대비 **50% 인상**된 것입니다. 이 가격은 이미 업계에서 높은 비용으로 평가되는 N2 웨이퍼의 **$30,000**보다 상당히 높은 수준입니다.
TSMC의 가격 구조는 생산량과 고객 관계에 따라 달라집니다. 주요 고객인 Apple은 AMD, Intel, NVIDIA, Qualcomm과 같은 경쟁사보다 적은 비용을 지불할 수 있으며, 이는 그들의 생산량 약속과 사용하는 기술 노드에 따라 달라집니다. 보고서는 이러한 가격이 대략적인 것임을 강조하며, TSMC는 구체적인 가격 세부사항을 공개하지 않습니다.
여러 기업들이 TSMC의 2nm 기술로 전환하고 있으며, AMD는 차세대 EPYC 프로세서의 생산을 확인했으며, Qualcomm은 Snapdragon 8 Elite 플랫폼을 개발하고 있습니다. TSMC는 두 개의 시설에서 동시에 생산을 확대할 계획으로, 이는 업계에서 주목할 만한 움직임입니다.
A16 노드의 높은 비용은 백사이드 전력 공급 네트워크(BSPDN)를 지원하기 때문이며, 이는 전력 공급을 개선하고 전압 강하를 줄여 칩 성능을 향상시킵니다. 그러나 BSPDN의 생산 복잡성은 전체 비용을 증가시키며, AI 및 HPC 애플리케이션을 위해 설계된 고급 프로세서에만 사용이 제한됩니다.
단일 2nm 칩의 개발 비용은 **$725 million**로 추정되며, 이는 여러 칩이 포함된 전체 플랫폼의 개발을 포함할 수 있습니다. 높은 초기 비용에도 불구하고, 생산 두 번째 해에 예상되는 새로운 테이프 아웃 수는 이전 N5 노드의 네 배에 이를 것으로 예상되며, 이는 최첨단 기술에 대한 강한 수요를 나타냅니다.
TSMC는 향후 AI 가속기 및 기타 고급 기술에 대한 수요에 힘입어 향후 5년 동안 거의 **40%**의 복합 성장률을 예측하며, 이 수요를 충족하기 위해 대만과 미국에서 생산 능력을 확장하고 있습니다.
* 이 글은
tomshardware.com의 기사를 요약한 것입니다. 전체 기사의 내용은
이곳에서 확인하실 수 있습니다.